검색 결과

둘러보기로 이동 검색으로 이동
(이전 20개 | ) (20 | 50 | 100 | 250 | 500) 보기
  • '''AND 게이트'''는 [[논리곱]]을 구현하는 기본 [[디지털]] [[논리 게이트]]이다. ...회의|IEC]](유럽식) 기호, 현재는 사용이 권장되지 않는 [[독일 공업 규격 위원회|DIN]] 기호. 더 자세한 정보는 [[논리 게이트]] 문서를 참조. ...
    3 KB (175 단어) - 2024년 5월 5일 (일) 10:24
  • [[불 논리]]에서 '''다수결 함수'''(majority function), 혹은 '''중앙값 연산자'''(median operator)는 입력되 == 다수결 게이트 == ...
    3 KB (167 단어) - 2024년 5월 10일 (금) 04:25
  • ...말한다. '''AND''', '''OR''', '''NOT'''의 기본 불 대수를 수행하며, 이 기본 불 대수들의 결합으로 복합적인 논리 기능을 수행한다. 문맥에 따라서 '''이상적인 논리 회로'''라는 말을, 인스턴스에 대해서 [[상승 시간]]이 없고 무제한의 [[팬아웃]]이라고 해석하거나 비이상적 물리장치라고 해석한다. ...
    6 KB (156 단어) - 2024년 10월 26일 (토) 09:49
  • ...품]]을 사용한다. 이론적 측면에서 보면 [[수동소자]]와 [[능동소자]]로 구별할 수 있다. 이 소자들은 각각 [[회로이론]], [[논리 회로]]([[디지털 전자공학|디지털공학]]) 등과 기타 전자공학과 연결되어 있다. [[수동소자]]는 R([[저항기|저항]]), L([[ ...을 만들고, [[조합 논리]] 회로([[:en:Combinational logic|combinational logic]])와 [[순차 논리]]([[:en:Sequential logic|sequential logic]])으로 나뉜다. 이것과 메모리를 결합으로 [[마이크로프로세 ...
    5 KB (58 단어) - 2022년 7월 3일 (일) 13:50
  • ...mplifier}})는 두 입력 신호의 전압차를 증폭하는 [[회로]]이다. [[연산 증폭기]]나 Emitter coupled [[논리 게이트]]의 입력단에 주로 쓰인다. 각 입력 단자의 전압을 <math>V_\mathrm{in}^{+}</math>와 <math>V_\mathr * [[ECL 게이트]] ...
    4 KB (225 단어) - 2024년 5월 5일 (일) 18:27
  • ...ET)는 게이트 전극에 [[전압]]을 걸어 채널의 [[전기장]]에 의하여 [[전자]] 또는 [[양공 (물리학)|양공]]이 흐르는 관문(게이트)이 생기게 하는 원리로 소스, 드레인의 전류를 제어하는 [[트랜지스터]]이다. [[트랜지스터]]의 분류 상 [[접합형 트랜지스터|바이폴 ...가 거의 0인 장점이 있고 구조가 긴요해서 접합형 트랜지스터보다 고밀도 집적에 적절하므로 현대의 집적 회로에 주류가 되고 있으며, [[논리 회로]] 소자의 [[집적 회로]] 외에 [[아날로그 스위치]]/전자 볼륨에도 응용된다. [[극초단파]]이상에서는 [[규소]]보다 [[반 ...
    13 KB (517 단어) - 2022년 3월 25일 (금) 00:43
  • '''계수기'''(counter, '''카운터''')란 클럭펄스를 세어서 수치를 처리하기 위한 [[논리 회로]] ([[디지털 회로]])이다. 계수기가 계수한 [[이진법|이진수]]나 [[이진화 십진수]]가 디코더를 통해서 7 세그먼트 [[발 ...|en|filled code counter}})란 비트열의 편성을 모두 사용하는 것이다. 비트열을 모두 사용하기 때문에 계수기 본체의 게이트 규모가 작다. ...
    6 KB (112 단어) - 2022년 11월 14일 (월) 04:18
  • [[파일:R-S mk2.gif|섬네일|right|SR 래치, [[NOR]] [[논리 게이트]] 서로 교차 되먹임 입력으로 구성된다.]] ...flop 또는 latch}})는 [[전자공학]]에서 1 [[비트 (단위)|비트]]의 [[정보]]를 보관, 유지할 수 있는 회로이며 [[논리 회로|순차 회로]]의 기본요소이다. 조합논리회로에 비해 플립플롭은 이전상태를 계속 유지하여 저장한다. [[디지털 전자공학|디지털 공학] ...
    19 KB (932 단어) - 2025년 3월 9일 (일) 01:45
  • 이와 동등하게 '''NC'''는 [[다항로그]] 깊이에 [[논리 게이트|게이트]]가 다항개인 [[불 회로|균일 불 회로]]가 판정할 수 있는 판정 문제들로 정의할 수 있다. ...
    4 KB (199 단어) - 2023년 12월 19일 (화) 17:53
  • ==== 논리 게이트에서의 싱크 예 ==== ...TL npn nand.svg|섬네일| (그림 3) TTL 출력의 예. 간단한 [[Sheffer stroke#NAND gate|NAND 게이트]] 출력 회로.]] ...
    9 KB (297 단어) - 2025년 2월 24일 (월) 15:48
  • ..., {{lang|en|exclusive or}})은 [[수리 논리학]]에서 주어진 2개의 명제 가운데 1개만 참일 경우를 판단하는 [[논리 연산]]이다. 약칭으로 '''XOR''', '''EOR''', '''EXOR'''라고도 쓴다. ...입력에 대한 오류 [[짝수]] [[홀수]] [[패리티]]를 계산하여 [[오류 검출]]에 사용된다. 이 목적으로 배타적 논리합([[논리 게이트]])을 트리 구조로 접속된 회로를 [[패리티 트리]]라고 한다. ...
    5 KB (242 단어) - 2024년 5월 24일 (금) 07:20
  • '''자리올림수 예측 가산기'''({{lang|en|carry-lookahead adder, CLA}})는 [[디지털 논리]]에서 사용되는 [[가산기]]의 한 종류이다. 자리올림수 예측 가산기는 간단하면서도 속도가 느린 "[[가산기#리플 자리올림수 가산기|리 ...특정 기술의 한계치 이상으로, 더 많은 입력을 지니는 논리 게이트는 비록 불가능하지 않더라도 비현실적이다. 실행이 불가능할 정도로 큰 논리 게이트는 여러 단계로 구분할 수 있지만, 그 결과 자리올림수 예측 논리의 지연은 비트 수에 완전히 독립적이지 않다.(비록 이것은 여전히 ...
    17 KB (556 단어) - 2025년 3월 8일 (토) 13:04
  • ...를 이용하는 [[아날로그 회로]]와는 반대되는 개념이다. 일반적으로 [[불 대수]]로 표현할 수 있으며, 디지털 회로는 기본적으로 [[논리 회로]]와 정답조합회로를 조합하여 만들어진다.<ref>{{서적 인용|url=https://archive.org/details/essen 디지털 회로는 기본적으로 [[논리 회로]]들을 조합하여 만들어지며, 기능에 따라서 다음과 같은 회로가 자주 사용된다. ...
    27 KB (617 단어) - 2024년 5월 18일 (토) 01:19
  • ...n|adder}})란 [[덧셈]] 연산을 수행하는 [[논리 회로]]이며 [[디지털 회로]], 조합 회로의 하나이다. 가산기는 [[산술 논리 장치]]뿐만 아니라 주소값, 테이블 색인 등을 더하는 프로세서의 한 부분으로 사용되고 있다. [[이진화 십진법]], [[3 초과 부호] ...마지막 OR 게이트를 XOR 게이트로 바꾸어도 논리값이 바뀌지 않을 것이다. 오직 두 가지 종류의 게이트를 사용하는 것이 칩 하나에 게이트 한 종류를 포함하는 간단한 IC 칩을 이용하여 전가산기를 구현할 때 유용하다. ...
    12 KB (430 단어) - 2024년 4월 10일 (수) 02:49
  • ...ulated-gate field-effect transistor, IGFET}})는 '''모스펫'''과 거의 동의어이며 산화되지 않은 게이트 저항층을 갖는 장효과 트랜지스터를 가리킨다. 폴리실리콘 게이트를 갖는 소자를 가리킬 때 "IGFET"의 사용을 선호하지만, 아직도 대부 ...}}{{게르마늄}})의 혼합을 사용하기 시작했다. 불행하게도 [[갈륨비소]]같이 실리콘보다 전기적 특성이 좋은 대다수의 반도체는 좋은 게이트 산화물을 형성하지 않고 이것은 모스펫에 적합하지 않다. ...
    44 KB (789 단어) - 2025년 3월 13일 (목) 15:09
  • * '''[[전계효과 트랜지스터|FET]] :''' 게이트 전압 입력 - 드레인/소스 전류 출력 <math>{i_{\text{d}}} = g_m {v_{\text{g}}}</math> ...가 흐르느냐 흐르지 않느냐를 말한다. 따라서 BJT의 경우는 동작모드 중에서 cut-off와 saturation 모드에서 동작 한다. 논리 상태가 0에서 1로 또는 1에서 0으로 변할 때 순간적으로 active모드가 나타날 수는 있지만 순간적으로 짧은 시간 동안이다. 0초 ...
    22 KB (972 단어) - 2025년 2월 4일 (화) 08:55
  • ...며, 디지털 회로의 논리 표현과 같다. LOW(논리 0, 0 V 근처), HIGH(논리 1, 높은 전압, 5 V 또는 3.3 V 논리 게이트 VCC 전압) * PORT[B/C/D] : 디지털 출력 레지스터로 여기에 써지면 바로 핀으로 논리 상태가 출력 된다. ...
    20 KB (744 단어) - 2024년 3월 27일 (수) 23:22
  • ...하므로 앞서 언급한 정리는 한 계의 상태가 다른 계의 상태와 [[양자 얽힘|얽히는]] 것을 배제하지 않는다. 예를 들어 제어된 NOT 게이트 와 발스-아다마흐 게이트를 사용하여 얽힌 상태의 하위 계 측면에서 잘 정의된 상태가 정의되지 않을 수 있으므로 복제 불가능성 정리를 위 ...ef> 범주형 양자 역학으로 알려진 이 공식화는 양자 역학에서 양자 정보 이론의 논리인 [[선형 논리]]로의 연결을 허용한다([[직관 논리]]가 [[데카르트 닫힌 범주]]에서 발생하는 것과 같은 의미에서). ...
    18 KB (794 단어) - 2024년 12월 21일 (토) 14:27
  • ...기타 양자 잡음으로 발생한 오류로부터 원래의 양자 정보를 복원하기 위해 사용된다. 양자 오류 정정은 저장된 양자 정보, 잘못된 양자 게이트, 잘못된 양자 준비 및 잘못된 측정에 대한 잡음의 영향을 줄일 수 있는 내결함성 양자 계산을 달성하는 데 필수적인 것으로 이론화되었다. ...과보다 가능성이 낮다. 이 예에서는 논리 정보는 1개의 상태에서 1비트이고, 물리 정보는 복사된 3개의 비트이며, 물리 상태에서 어떤 논리 상태가 인코딩되는지 판별하는 것을 ''디코딩''이라고 한다. 기존 오류 정정과 유사하게 양자 오류 정정 부호는 논리적 큐비트를 항상 올 ...
    40 KB (2,077 단어) - 2024년 12월 20일 (금) 03:13
  • ''논리 연산을'' 순간 이동 시키는 것도 가능하다. [[양자 게이트 순간이동|양자 게이트 순간 이동]]을 참조. 2018년에 [[예일 대학교]]의 물리학자들은 논리적으로 인코딩된 큐비트 사이에 결정론적 순간 이동 CNOT 연 ...순간 이동을 위한 큐비트를 입력으로 사용하며, CNOT, 아다마드, 두 큐비트의 두 가지 측정, 마지막으로 고전 제어가 있는 두 개의 게이트(파울리 X 및 파울리 Z) 로 구성된다. 즉, 측정 결과가 <math>|1\rangle</math>, 그러면 고전적으로 제어되는 파울리 ...
    73 KB (4,166 단어) - 2025년 2월 3일 (월) 19:44
(이전 20개 | ) (20 | 50 | 100 | 250 | 500) 보기